Modul 3: Laporan Akhir 1

LAPORAN AKHIR 1

Percobaan 1



1. Jurnal
[Kembali]









2. Hardware[Kembali]



De Lorenzo


JUMPER



3. Rangkaian [Kembali]
 






4. Video [Kembali]





5. Analisa [Kembali]

1. Analisa sinyal output yang dikeluarkan masing-masing T Flip-flop? kenapa Flip-flop terakhir disebut MSB?
Pada percobaan 1 kita menggunakan counter down sinkronus. Dimana nilai yang dilihat yaitu nilai pada output, dengan;
H0 mengeluarkan outputnya saat terjadi perubahan 1=>0 pada clock
H1 mengeluarkan outputnya saat terjadi perubahan 1=>0 pada H0
H2 mengeluarkan outputnya saat terjadi perubahan 1=>0 pada H1
H3 mengeluarkan outputnya saat terjadi perubahan 1=>0 pada H2
Dimana Flip-flop terakhir disebut MSB dikarenakan bit paling kiri/paling ujung dan paling kecil.

2. Analisa Falltime dan Riset time pada clock terhadap output yang didapatkan?
Pada H0 falltime terjadi pada saat ada perubahan 1=>0 pada clock,
Untuk H1 falltime terjadi pada saat ada perubahan 1=>0 pada H0,
Untuk H2 falltime terjadi pada saat ada perubahan 1=>0 pada H1,
Untuk H3 falltime terjadi pada saat ada perubahan 1=>0 pada H2,
Sedangkan untuk riset time pada data percobaan 1 ini dapat kita ketahui ketika adanya perubahan nilai pada outputnya, dimana untuk tanda dari perubahan nilai dapat diketahui dengan tanda falltime.


6. Link Download 

Tidak ada komentar:

Posting Komentar